https://doi.org/10.1051/epjap:1998189
Modélisation et simulation à topologie variable des convertisseurs statiques et des entraînements électromécaniques
Laboratoire d'Électrotechnique de Grenoble
INPG/UJF-CNRS (UMR 5529),
ENSIEG, Domaine Universitaire, BP 46, 38402 Saint-Martin-d'Hères
Cedex, France
Auteur de correspondance : Laurent.Gerbaud@leg.inpg.ensieg.fr
Reçu :
28
Janvier
1997
Révisé :
6
Février
1998
Accepté :
2
Mars
1998
15 Juin 1998
Nous proposons une approche pour synthétiser automatiquement le modèle à topologie variable des convertisseurs statiques (modèle discret idéal des semi-conducteurs), principalement en vue de leur propre simulation et notamment celle des entraînements électromécaniques.
Abstract
This paper deals with the automatic modeling with changeable topology of static converters (ideal discret-time modeling of switches), Maynly for their own simulation and specifically the one of electric drives.
PACS : 07.05.Tp – Computer modeling and simulation / 84.30.Jc – Power electronics, power supply circuits / 01.50.Te – Buildings and facilities
© EDP Sciences, 1998